# Famílias Lógicas e Circuitos CMOS

Sistemas Digitais

Prof. Luciano L. Caimi Icaimi@uffs.edu.br

### Roteiro



- Nível de Integração
- Tipos de Encapsulamentos
- Terminologia
- Famílias Lógicas
- Circuitos Digitais TTL
- Circuitos Digitais CMOS



- Refere-se a <u>quantidade</u> de transistores contidos no Circuito Integrado (CI)
- Lei de Moore projeção de 1965 de Gordon Moore (fundador da Intel): o número de transistores em um circuito integrado dobra a cada 18/24 meses mantendo-

se o mesmo custo



**UFFS - Universidade Federal da Fronteira Sul** 



Moore's Law: The number of transistors on microchips doubles every two years

Moore's law describes the empirical regularity that the number of transistors on integrated circuits doubles approximately every two years. This advancement is important for other aspects of technological progress in computing – such as processing speed or the price of computers.





- Lei de Moore
- Define nós tecnológicos
- Largura do Gate
- 65 nm; 32 nm; 28 nm; 22 nm; 14 nm; 10 nm; 7 nm; 5 nm



Channel Length = Gate Length  $-2 \times (Diffusion Length)$ 



Referem-se a <u>quantidade</u> de transistores contidos no Circuito Integrado (CI):

**SSI** (Small Scale Integration): integração em pequena escala. São os CIs com menos de 10 transistores

**MSI** (Medium Scale Integration): integração em média escala. Corresponde aos CIs que tem entre 10 e 500 transistores



**VLSI** (<u>Very Large Scale Integration</u>): integração em muito larga escala. Corresponde aos CIs que tem entre 20.000 e 1.000.000 transistores

**ULSI** (<u>U</u>Itra <u>Large Scale Integration</u>): integração em escala ultra larga. Corresponde aos CIs que tem mais de 1.000.000 de transistores

https://en.wikipedia.org/wiki/Integrated\_circuit UFFS - Universidade Federal da Fronteira Sul - Sistemas Digitais





### **Intel 4004**

- Ano de lançamento: 1971
- Integração: LSI 2300 transistores
- Frequência: 740 KHz
- Encapsulamento: DIP (16 pinos)
- Dados: 4 bits

https://www.hardware.com.br/noticias/2011-11/40anos-i4004.html





#### **Intel 4004**

- Ano de lançamento: 1971
- Integração: LSI 2300 transistores
- Frequência: 740 KHz
- Encapsulamento: DIP (16 pinos)
- Dados: 4 bits

https://www.hardware.com.br/noticias/2011-11/40anos-i4004.html





#### Intel i9 7960X

Ano: 2017

Integração: 14 nm ~7 bilhões tr.

• Frequência: 2.8 GHz

Encapsulamento: socket 2066

Cores/Threads: 16/32

TDP: 165 W

https://www.techpowerup.com/cpu-specs/core-i9-7960x.c1950





### Intel i9 7960X

- Ano: 2017
- Integração: 14 nm
- Frequência: 2.8 GHz
- Encapsulamento: socket 2066
- Cores/Threads: 16/32
- TDP: 165 W

https://www.anandtech.com/show/11550/the-intel-skylakex-review-core-i9-7900x-i7-7820x-and-i7-7800x-tested/6





### Intel i9 10900K

- Ano: 2020
- Frequência: 3.7 GHz
- Encapsulamento: socket 1200
- Cores/Threads: 10/20 https://www.techpowerup.com/cpu-specs/core-i9-10900k.c2266

TDP: 125W

Integração: 14 nm ~4 bilhões tr.

Área: 206 mm²

# **Encapsulamentos**





DIP de 24 pinos

(a)



SOIC de 16 pinos (asa de gaivota) para montagem em superfície (b) Pinos dos quatro lados

Canto inclinado

Pino 2

Pino 2

Pino 2

Pino 28

PLCC de 28 pinos (pino J) para soquete ou montagem em superfície (c) Pino dos quatro lados

Pino 32

Pino 32

Pino 32

Pino 12

Pino 48

Pino 1

QFP de 48 pinos (asa de gaivota) para montagem em superfície

(d)



TABELA 8-2 Encapsulamentos de CIs.

| Tabela 8-2 Encapsulamentos de Cis. |                                   |                   |                    |  |  |  |
|------------------------------------|-----------------------------------|-------------------|--------------------|--|--|--|
| Sigla                              | Nome do Encapsulamento            | Altura            | Passo entre Pinos  |  |  |  |
| DIP                                | Dual-In-line Package              | 200 mils (5,1 mm) | 100 mils (2,54 mm) |  |  |  |
| SOIC                               | Small Outline Integrated Circuit  | 2,65 mm           | 50 mils (1,27 mm)  |  |  |  |
| SSOP                               | Shrink Small Outline Package      | 2,0 mm            | 0,65 mm            |  |  |  |
| TSSOP                              | Thin Shrink Small Outline Package | 1,1 mm            | 0,65 mm            |  |  |  |
| TVSOP                              | Thin Very Small Outline Package   | 1,2 mm            | 0,4 mm             |  |  |  |
| PLCC                               | Plastic Leaded Chip Carrier       | 4,5 mm            | 1,27 mm            |  |  |  |
| QFP                                | Quad Flat Pack                    | 4,5 mm            | 0,635 mm           |  |  |  |
| TQFP                               | Thin Quad Flat Pack               | 1,6 mm            | 0,5 mm             |  |  |  |

### **Terminologia**



- Atraso de propagação: um sinal sempre sofre um atraso ao atravessar um circuito. Os tempos de propagação definidos considerando a mudança do nível lógico:
  - t<sub>PLH</sub>: tempo para a mudança do nível lógico 0 (LOW) para 1 (HIGH)
  - t<sub>PHI</sub>: tempo para a mudança do nível lógico 1 (HIGH) para 0 (LOW)



UFFS - Universidade Federal da Fronteira Sul - Sistemas Digitais

### **Terminologia**



Fan-out: a saída de um circuito/porta lógica necessita acionar a entrada de outros circuitos/portas. O fan-out (também chamado de fator de carregamento) é definido como o número máximo de entradas lógicas padronizadas que uma saída lógica pode acionar de forma confiável





# **Terminologia**





### Tensão dos Níveis Lógicos:

Tensão de Threshold:

Nível lógico Nível lógico √ V<sub>OH</sub> (min) Tensão Tensão Faixa Faixa não-permitida indeterminada V<sub>II</sub> (max) Nível Nível lógico 0 lógico 0 Faixas Requisitos de tensão de saída de tensão de entrada (a) (b)

**Imunidade ao Ruído:** 

### Famílias Lógicas



Os circuitos integrados digitais estão agrupadas em famílias lógicas, de acordo com sua tecnologia de fabricação.

### Famílias lógicas bipolares:

RTL - Resistor Transistor Logic - Lógica de transistor e resistência

DTL - Diode Transistor Logic - Lógica de transistor e diodo

TTL - Transistor Transistor Logic - Lógica de transistor-transistor

HTL - High Threshold Logic - Lógica de transistor com alto limiar

ECL - Emitter Transistor Logic - Lógica de transistor emissores

### Famílias lógicas MOS (Metal-Óxido Semicondutor):

NMOS - utiliza somente MOS-FET de canal N

PMOS - utiliza somente MOS-FET de canal P

**CMOS** - Complementary MOS - MOS complementar (canal P e N)

# Famílias Lógicas



Família TTL: 54 - uso militar; 74 - uso comercial

TTL 74L de Baixa Potência

TTL 74H de Alta Velocidade

TTL 74S Schottky

TTL 74LS Schottky de Baixa Potência (LS-TTL)

TTL 74AS Schottky Avançada (AS-TTL)

TTL 74ALS- TTL Schottky Avançada de Baixa Potência

#### Família CMOS

4000/14000 (foram as primeiras séries da família CMOS)

74C (compatível, pino a pino e função por função, com os dispositivos TTL)

74HC (CMOS de Alta Velocidade)

74HCT (os dispositivos 74HCT - CMOS de Alta Velocidade - podem ser alimentados diretamente por saídas de dispositivos TTL)





Porta NAND básica TTL

UFFS - Universidade Federal da Fronteira Sul - Sistemas Digitais





UFFS - Universidade Federal da Fronteira Sul - Sistemas Digitais





Fig. 8-8 - Porta NAND TTL nos seus dois estados de saída.



#### Recommended operating conditions

|                 |                                |     | SN5400 |      |      | SN7400 |      |      |
|-----------------|--------------------------------|-----|--------|------|------|--------|------|------|
|                 |                                | MIN | NOM    | MAX  | MIN  | NOM    | MAX  | UNIT |
| $V_{CC}$        | Supply voltage                 | 4.5 | 5      | 5.5  | 4.75 | 5      | 5.25 | V    |
| $V_{IH}$        | High-level input voltage       | 2   |        |      | 2    |        |      | V    |
| $V_{IL}$        | Low-level input voltage        |     |        | 0.8  |      |        | 0.8  | V    |
| I <sub>OH</sub> | High-level output current      |     |        | -0.4 |      |        | -0.4 | mA   |
| IOL             | Low-level output current       |     |        | 16   |      |        | 16   | mA   |
| TA              | Operating free-air temperature | -55 |        | 125  | 0    |        | 70   | °C   |

#### Switching characteristics, V<sub>CC</sub> = 5 V, TA = 25°C (see note 2)

| PARAMETER        | FROM<br>(INPUT) | TO<br>(OUTPUT) | TEST CONDITIONS     |               | MIN | TYP | MAX | UNIT |
|------------------|-----------------|----------------|---------------------|---------------|-----|-----|-----|------|
| ¹PLH             | A D             | V              | 7 <u>2</u> 1000,000 |               |     | 11  | 22  | ns   |
| <sup>t</sup> PHL | A or B          | Y              | $R_L = 400 \Omega$  | $C_L = 15 pF$ |     | 7   | 15  | ns   |

NOTE 2: See General Information Section for load circuits and voltage waveforms.



| / | UFFS |
|---|------|

| Séries 74L e 74H                       |                                            |                                                                   | TABELA 8-4                                                 |                        |                           |        |  |  |  |
|----------------------------------------|--------------------------------------------|-------------------------------------------------------------------|------------------------------------------------------------|------------------------|---------------------------|--------|--|--|--|
| TTL Schottky, Série 748                |                                            |                                                                   | 748                                                        | 74AS                   |                           |        |  |  |  |
| TTL Schottky de Baixa Pot<br>(LS-TTL)  | ie 74LS                                    | Atraso de propagaçã<br>Dissipação de potên<br>Produto velocidade- | cia                                                        | 3 ns<br>20 mW<br>60 pJ | 1,7 ns<br>8 mW<br>13,6 pJ |        |  |  |  |
| TTL Schottky Avançada, Se<br>(AS-TTL)  | érie 74AS                                  |                                                                   | TABELA 8-5                                                 |                        |                           |        |  |  |  |
| TTL Schottky Avançada de               |                                            |                                                                   | 74LS                                                       | 74ALS                  |                           |        |  |  |  |
| Série 74ALS                            | Atraso de propagação                       |                                                                   | 9,5 ns                                                     | 4ns                    |                           |        |  |  |  |
| TTL Fast-74F                           | Dissipação de potên<br>Produto velocidade- |                                                                   | 2 mW<br>19 pJ                                              | 1,2 mW<br>4,8 pJ       |                           |        |  |  |  |
| TABELA 8-6 Características típicas das | séries TTL.                                |                                                                   |                                                            |                        | -7 89                     | -10 10 |  |  |  |
|                                        | 74                                         | 74S                                                               | 74LS                                                       | 74AS                   | 74ALS                     | 74F    |  |  |  |
| Índices de performance                 |                                            |                                                                   |                                                            |                        |                           |        |  |  |  |
| Atraso de propagação (ns)              | 9                                          | 3                                                                 | 9,5                                                        | 1,7                    | 4                         | 3      |  |  |  |
| Dissipação de potência (mW)            | 10                                         | 20                                                                | (3) (3) (3) (3) (3) (4) (4) (4) (4) (4) (4) (4) (4) (4) (4 | 8                      | 1,2                       | 6      |  |  |  |
| Produto velocidade-potência (pJ)       | 90                                         | 60                                                                |                                                            | 13,6                   | 4,8                       | 18     |  |  |  |
| Taxa máxima de clock (MHz)             | 35                                         | 125                                                               | 45                                                         | 200                    | 70                        | 100    |  |  |  |
| Fan-out (mesma série)                  | 10                                         | 20                                                                | 20                                                         | 40                     | 20                        | 33     |  |  |  |
| Parâmetros de tensão                   |                                            |                                                                   |                                                            |                        |                           |        |  |  |  |
| $V_{OH}(min)$                          | 2,4                                        | 2,7                                                               |                                                            | 2,5                    | 2,5                       | 2,5    |  |  |  |
| $V_{\rm OL}({ m max})$                 | 0,4                                        | 0,5                                                               |                                                            | 0,5                    | 0,4                       | 0,5    |  |  |  |
| $V_{\rm H}({\rm min})$                 | 2,0                                        | 2,0                                                               | 2,0                                                        | 2,0                    | 2,0                       | 2,0    |  |  |  |
| $V_{\rm II}({ m max})$                 | 0,8                                        | 0,8                                                               | 0,8                                                        | 0,8                    | 0,8                       | 0,8    |  |  |  |

UFFS - Universidade Federal da Fronteira Sul - Sistemas Digitais



- Faixa de alimentação que se estende de 1V a 15V ou 18V, dependendo do modelo
- Níveis de tensão mais estreitos que TTL
- Menor consumo que TTL



UFFS - Universidade Federal da Fronteira Sul - Sistemas Digitais



Utiliza dois tipos de transistores. Transistores de canais P (PMOS) e transisrtores de canal N (NMOS)





### **Transistor N-MOS**

(normalmente aberto - NA)

Gate 0: isola -  $S \rightarrow D$  aberto - OFF

Gate 1: conduz - S → D fechado - ON

### **Transistor P-MOS**

(normalmente fechado - NF)
Gate 0 - conduz - S → D fechado - ON

Gate1 - isola - S → D aberto - OFF



Circuitos CMOS são formados por uma rede de transistores FET Pull-Up (canal P) e uma rede de transistores FET Pull-Down (canal N)





### As redes são complementares:

- PUN formada por transistores PMOS (NF)
- PDN formada por transistores NMOS (NA)
- Quando uma está fechada (ON) a outra está aberta (OFF)
- Elementos em série em uma rede estarão em paralelo na outra rede





### **Inversor CMOS**





UFFS - Universidade Federal da Fronteira Sul - Sistemas Digitais







OFF: V<sub>GS</sub> < V<sub>Threshold</sub> Não conduz (resistência infinita)

LINEAR (ou resistivo):  $0 < V_{DS} < V_{GS} - V_{Threshold}$  Conduz com resistência

SATURAÇÃO:  $0 < V_{GS} - V_{Threshold} < V_{DS}$  Conduz (resistência zero)

No Inversor CMOS Inverter  $V_{GS} = V_{in}$  UFFS - Universidade Federal da Fronteira Sul - Sistemas Digitais



### **Inversor CMOS**





Z ⇒ Resistência Infinita - Alta impedância



### Porta NAND implementação CMOS





Z ⇒ Resistência Infinita - Alta impedância



### Porta NOR implementação CMOS





Z ⇒ Resistência Infinita - Alta impedância



Porta AND implementação CMOS





Porta OR implementação CMOS



UFFS - Universidade Federal da Fronteira Sul - Sistemas Digitais

### Método I: Expressão Booleana para CMOS



- Cada variável em uma expressão Booleana corresponde a um transistor PMOS na PUN e um transistor NMOS transistor na PDN
- Desenhar a PUN usando transistores PMOS baseado na equação Booleana:
  - operações AND colocar em série
  - operações OR colocar em paralelo
- Nomear cada variável da equação Booleana no transistor PMOS da PUN com indicação de complemento (A na equação é ~A na PUN)
- Desenhar a PDN usando transistores NMOS na forma complementar
  - Paralelo na PUN para série na PDN (operação AND em paralelo)
  - Série na PUN para paralelo na PDN (operação OR em série)
- Nomear as variáveis da equação Booleana no transistor NMOS da PDN igual a PUN
- Nomear a saída UFFS - Universidade Federal da Fronteira Sul - Sistemas Digitais

# Exemplo 1: Método I







### (1) Desenhar a rede Pull-UP

AND →série OR →paralelo

### Exemplo 1: Método I







(2) Nomear as entradas de forma complementar a equação

Em paralelo 
$$F = A \cdot C + B$$
 Em série





(3) Desenhar a rede Pull-Down na forma complementar

série (PUN) → paralelo (PDN) paralelo (PUN) → série (PDN)







(3) Desenhar a rede Pull-Down na forma complementar

série (PUN) → paralelo (PDN) paralelo (PUN) → série (PDN)



(4) Nomear a saída









Tabela Verdade

| Α | В | С | F |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |



## Método II: Expressão Booleana para CMOS



- Cada variável em uma expressão Booleana corresponde a um transistor PMOS na PUN e um transistor NMOS transistor na PDN
- Inverter os dois lados da equação Booleana
- Com o novo lado direito da equação Booleana desenhar a PDN usando transistores NMOS:
  - operações AND colocar em série
  - operações OR colocar em paralelo
- Nomear cada variável da equação Booleana no transistor NMOS da PDN
- Desenhar a PUN usando transistores PMOS na forma complementar
  - Paralelo na PDN para série na PUN
  - Série na PDN para paralelo na PUN
- Nomear as variáveis da equação Booleana no transistor PMOS da PUN igual a PDN
- Nomear a saída



$$F = A \cdot \overline{C} + B$$

(1) Complementar a equação Booleana

$$\overline{F} = \overline{A \cdot \overline{C} + B}$$

$$\overline{F} = \overline{A \cdot \overline{C} \cdot \overline{B}}$$

$$\overline{F} = (\overline{A} + C) \cdot \overline{B}$$

### (2) Desenhar a PDN

AND →série OR →paralelo



(3) Nomear as entradas dos transistores NMOS diretamente



$$F = A \cdot \overline{C} + B$$

$$\overline{F} = \overline{A \cdot C} + B$$

$$\overline{F} = \overline{A \cdot C} \cdot \overline{B}$$

$$\overline{F} = (\overline{A} + C) \cdot \overline{B}$$

## (4) Desenhar a PUN de forma complementar

OR →série

AND →paralelo

(5) Nomear as entradas dos transistores PMOS

(6) Nomear a saída

UFFS - Universidade Federal da Fronteira Sul - Sistemas Digitais

$$F = A \cdot \overline{C} + B$$

$$\overline{F} = A \cdot \overline{C} + B$$

$$\overline{F} = \overline{A \cdot C} \cdot \overline{B}$$

$$\overline{F} = (\overline{A} + C) \cdot \overline{B}$$

Este circuito é o mesmo apresentado no exemplo 1, que utiliza o método I





# Metodologias: Expressão Booleana para CMOS (7)





- Os dois métodos levam a mesma implementação CMOS
- A razão para inverter a equação Booleana no método II é levar a saída para '0' quando o circuito é formado por transistores NMOS

#### Exemplo:

$$F=\bar{A}\cdot C+B$$

Quando (A=0 and C=1) or B=1, F=1.

Entretanto, na rede PDN (NMOS) F = 0, isto é, o resultado inverso

$$F = \overline{A} \cdot D + (\overline{B} \cdot (A + \overline{C}))$$











$$F = \overline{A} \cdot D + (\overline{B} \cdot (A + \overline{C}))$$





$$F = \overline{A} \cdot D + (\overline{B} \cdot (A + \overline{C}))$$





### Exercício: Obter circuito CMOS



$$S = (A.(B+\overline{C})) + (\overline{B}.C)$$

### Exercício: Obter circuito CMOS





https://docs.google.com/presentation/d/1nuoXe4ih9x6KFPxJMdQz\_ONokd86Sw28mJVfnPbeZ6M/edit?usp=sharing

### **Exercício:** Obter tabela verdade





https://docs.google.com/presentation/d/1wVmjJ4jrDr1t4eIAwkzRtREPi4pZ0Co6Nq1hnKIGOOo/edit?usp=sharing

## Exercício: Obter equação





https://docs.google.com/presentation/d/1E1zJCzSFNKeh7hJTX8w\_P2FtU\_18pyqliqoCRmo\_DYw/edit?usp=sharing